Логические элементы на МДП-транзисторах
рис. 2.16 На рис. 2.16 показана схема логического элемента с индуцированным каналом типа n (так называемая n МДП - технология). Основные транзисторы VT1 и VT2 включены последовательно, транзистор VT3 выполняет роль нагрузки. В случае, когда на обоих входах элемента действует высокое напряжение U1(х1=1, х2 =1), оба транзистора VT1 и VT2 оказываются открытыми и на выходе устанавливается низкое напряжение U0. Во всех остальных случаях хотя бы один из транзисторов VT1 или VT2 закрыт и на выходе устанавливается напряжение U1. Таким образом, элемент выполняет логическую функцию И-НЕ. рис. 2.17 На рис. 2.17 приведена схема элемента ИЛИ-НЕ. На его выходе устанавливается низкое напряжение U0, если хотя бы на одном из входов действует высокое напряжение U1, открывающее один из основных транзисторов VT1 и VT2. рис. 2.18 Приведенная на рис. 2.18 схема представляет собой схему элемента ИЛИ-НЕ КМДП-технологии. В ней транзисторы VT1 и VT2 - основные, транзисторы VT3 и VT4 - нагрузочные. Пусть высокое напряжение U1. При этом транзистор VT2 открыт, транзистор VT4 закрыт и независимо от уровня напряжения на другом входе и состояния остальных транзисторов на выходе устанавливается низкое напряжение U0. Элемент реализует логическую операцию ИЛИ-НЕ. КМПД-схема характеризуется весьма малым потребляемым током (а следовательно, и мощности) от источников питания.
|