15 апреля 1998 года Intel выпускает первый Celeron на ядре Covington. Этот процессор имеет кэш первого уровня 32кб (16+16) как и PII, а кэш второго уровня у него просто отсутствует! То есть на процессорной плате, устанавливаемой в разъем Slot1 есть только процессор, а кэша L2 нет. Системная шина 66 МГц. Процессор был выпущен с частотами 266 и 300 МГц.
Процессор изготавливался по 0.25 мкм технологии и требовал питания 2.0В. Фактически это был Deschutes, на процессорную плату с которым не припаяли кэш второго уровня, и настроили множитель на частоту системной шины 66 МГц. Обратим внимание вот на какой факт, что 0.25 мкм Deschutes работал на частотах 350-450 МГц, а такой же 0.25 мкм Celeron - на частотах 266-300 МГц. Следовательно, у Covington был прекрасный потенциал для разгона вплоть до тех же 350-450 МГц. Более того, учитывая тот факт, что с выходом Deschutes массово появились материнские платы с поддержкой частоты системной шины 100 МГц, оказалось возможным разогнать Covington, установив его на материнскую плату, предназначенную для системной шины частотой 100 МГц. Давайте прикинем: Covington 266 МГц=66 МГц х 4.0. Давайте установим частоту системной шины, равную 100 МГц. Процессор умножит эту частоту на положенные х4.0 (кстати коэффициент умножения процессоров шестого поколения от Intel практически всегда жестко зафиксирован и менять его нельзя, лишь первые Klamath такое позволяли, во всех следующих процессорах Intel изменить множитель процессора было невозможно) и в результате мы получим процессор Covington на частоте 400 МГц. Более того, мы таким образом разгоним не только сам процессор,мы еще и разогнали системную шину и оперативную память, ликвидировав таким образом один из двух основных недостатков процессора Covington!!! За очень небольшие,по сравнению с PII деньги, мы получили высокоскоростной процессор, на частоте системной шины 100 МГц, полностью эквивалентный PII кроме кэша второго уровня. Напомню, его в Covington просто нет. Кстати, именно из-за этого, в частности, разгон становится возможен, ведь, вспомним, именно кэш L2 мешал разгонять PII.