п/п
| Наименование темы и содержание
| Лит-ра
|
Модуль I
|
| РАЗДЕЛ 1. Основы цифровой техники.
Введение. Общие сведения о цифровых сигналах и цифровых устройствах. Цифровые сигналы в импульсной и потенциальной форме. Цифровые сигналы как способ представления информации. Понятие цифрового устройства и их разновидности.
Логические элементы. Понятие о логических элементах. Классификация. Микросхемы логических элементов. Основные параметры и особенности микросхем различных структур.
| Л.1
Стр.5-10
|
| Синтез КЦУ. Таблицы истинности КЦУ. СДНФ и СКНФ. Минимизация логических функций методом Вейча (Карно). Подбор микросхем, построение и анализ работы схем КЦУ в базисе И,ИЛИ,НЕ.
Системы счисления. Понятие активного и пассивного сигнала, способы статического управления.
| Л.1
Стр.16-59
|
| РАЗДЕЛ 2. Комбинационные цифровые устройства. Шифраторы. Основные положения, микросхемы, логическая структура.
Дешифраторы. Основные положения, микросхемы, логическая структура.
| Л.1
Стр.61-69
|
| Преобразователи кодов. Основные положения, микросхемы, логическая структура.
Цифровые сегментные индикаторы.
| Л.1
Стр.73
|
| Мультиплексоры и демультиплексоры. Основные положения, микросхемы, логическая структура. Принцип построения цифровых коммутаторов с заданным числом входов и выходов на мультиплексорах и демультиплексорах.
Сумматоры. Сложение двоичных чисел. Особенности сложения десятичных чисел в коде «8421».Структура и принцип работы одноразрядного сумматора. Многоразрядные сумматоры.
| Л.1
Стр.80-96
|
| Цифровые компараторы. Принципы сравнения чисел. Логическая структура и микросхемы цифровых компараторов.
Арифметическо-логические устройства (АЛУ). Микросхемы АЛУ. Наращивание разрядности АЛУ и применение микросхем ускоренного переноса (СУП). Схемы контроля четности. Микросхемы контроля четности: принцип работы, логическая структура.
| Л.1
Стр.100-101
|
| РАЗДЕЛ 3. Последовательностные цифровые устройства. Интегральные триггеры. Основные понятия и определения. Классификация.
| Л.1
Стр.114-116
|
| Способы динамического управления. Структура и особенности работы RS, JK, D и T триггеров. Микросхемы интегральных триггеров.
| Л.1
Стр.116-124
|
п/п
| Наименование темы и содержание
| Лит-ра
|
Модуль – II
|
| Регистры. Назначение, классификация. Принципы построения и функционирования регистров параллельного и последовательного действия. Микросхемы регистров. Временные диаграммы.
| Л.1
Стр.125
|
| Счетчики. Общие сведения и классификация. Счетчики в качестве делителей частоты. Двоичные счетчики с параллельным переносом.
| Л.1
Стр.129-147
|
| Запоминающие устройства (ЗУ). Назначение, классификация, основные параметры ЗУ. Микросхемы ЗУ, их структура и принцип работы. Принцип построения ЗУ большой емкости.
| Л.1
Стр.149-150
|
| РАЗДЕЛ 4. Системы управления. Общие сведения. Принципы построения. Управляющие устройства (УУ) со схемной логикой.
| Л.1
Стр.150
|
| Принцип построения и функционирования УУ со схемной (жесткой) логикой на конкретном примере.
| Л.1
Стр.160
|
| Общие сведения о микропроцессорах (МП) и микропроцессорных системах (МПС). Классификация и применение микропроцессоров. Организация работы микропроцессорной системы (МПС) на базе однокристального микропроцессора (ОМП). МПС на базе МПК серии КР580.
| Л.1
Стр.166
|
| Структура МП, назначение основных узлов. Форматы команд. Системы команд.
| Л.1
Стр.169
|
Содержание практических занятий.